로고

  • 뉴스
  • 주가정보
  • 재무정보
  • 공시정보

뉴스

Home > IR > 뉴스
뉴스 내용보기
제목 충북테크노파크와 프로세서 협력
파일 2012-10-04

충북TP, 프로세서 IP 지원 프로그램 구축

- 에이디칩스社와 국산 32bit EISC 프로세서 패밀리 활용 업무협약 체결-



충북 테크노파크(원장 남창현, 이하 충북 TP)는 국내 IP 산업 및 시스템반도체 활성화를 위하여 에이디칩스(대표 권기홍, 이하  Adchips)와 16bit 프로세서 1종과 32bit 프로세서 3종의 활용에 따른 업무협약을 체결하였다.

 

이번 업무 협약을 통하여 Adchips는 충북TP를 통해 프로세서 IP 기술지원 서비스를 받고자 하는 기업에게 저렴한 가격으로 IP 서비스를 공급하고, 충북TP는 Adchips의 IP에 대해 고객이 사용하기 쉽도록 플랫폼 검증환경을 구축하여 제공하고자 한다.

 

국내 팹리스 기업은 충북TP에서 보유한 설계검증 장비등을 활용한 보다 검증된 EISC IP를 저렴하게 제공받게 되었다.

 

프로세서 IP 지원프로그램을 통해 지원될 16비트 EISC* 프로세서 IP는 8비트 MCU(Micro Controller Unit)시장을 대처하기 위하여 3 stage 파이프라인 구조로 개발된 저전력, 최소형 프로세서이다. 그리고 32bit EISC 프로세서 패밀리 3종은 5 stage 파이프라인, 9 stage 파이프라인 구조의 고성능 프로세서 이며, 코드밀도가 높고, 하드웨어가 간단한 저전력 고효율 프로세서 이다.

 

현재 다수 기업에서 응용제품에 적용, 양산되고 있는 국내 유일의 검증된 국산 프로세서이기도 하다.

 

충북TP 윤병진 차세대반도체센터장은 “센터에서는 2010년 ARM IP 지원 프로그램을 구축하여 현재까지 20여개의 팹리스기업을 지원하고 있지만 국산 IP 공급업체의 유통 어려움을 잘 알고 있기에 국산 IP 활성화를 위해 프로세서 IP지원 프로그램을 구축하였다”라며 “앞으로도 많은 IP 공급업체와 비즈니스 모델을 개발, 더욱 더 센터의 IP 포토폴리오를 확대할 방침” 이라고 말했다.

 

 <충북테크노파크-에이디칩스 MOU 체결 사진>

 

 

* EISC 프로세서는 마이크로 프로세서(CPU) 구조 가운데 양대 산맥을 이루고 있는 인텔의 CISC(복합명령어 구조)와 ARM社의 RISC(축약명령어 구조) 방식에서 두 구조의 장점만을 채택한 EISC(확장명령어 구조)의 마이크로프로세서 코어임.  

 

 

 

2012. 10. 04

 

 

☞ 충북테크노파크와 프로세서 협력 

     (머니투데이, 보도일자: 2012.10.04)

 

 

이전글 다음글
PREV 차량용 반도체 4종 국산화 가속
NEXT 제주대와 3D 증강현실 사업 협력
목록